电子电路设计之阻抗匹配

阻抗匹配即信号源内阻与所接传输线的特性阻抗大小相等且相位相同,或传输线的特性阻抗与所接负载阻抗的大小相等且相位相同,分别称为传输线的输入端或输出端处于阻抗匹配状态,简称为阻抗匹配。

电子电路设计之阻抗匹配

图一

阻抗匹配的条件:负载阻抗等于信源内阻抗,即它们的模与辐角分别相等,这时在负载阻抗上可以得到无失真的电压传输。负载阻抗等于信源内阻抗的共轭值,即它们的模相等而辐角之和为零。

电子电路设计之阻抗匹配

图二

常见的阻抗匹配方式

  1. 源端串联匹配:在信号源阻抗低于传输线特征阻抗的条件下,在信号的源端和传输线之间接一个电阻R,使源端的输出阻抗与传输线的特征阻抗相匹配,抑制从负载端反射回来的信号发生再次反射。

  2. 并联终端匹配:在信号源端阻抗很小的情况下,通过增加并联电阻使负载端输入阻抗与传输线的特征阻抗相匹配,达到消除负载端反射的目的。

电子电路设计之阻抗匹配

图 三


分享到:


相關文章: