淺談芯片模擬設計多個方向

關於模擬設計中會分多個方向DAC,ADC, PLL等等,我們今天就多個方向具體是做什麼的簡單聊下


淺談芯片模擬設計多個方向


DAC:

DAC是數字模擬轉換器(英語:Digital to analog converter,英文縮寫:DAC)是一種將數字信號轉換為模擬信號(以電流、電壓或電荷的形式)的設備。在很多數字系統中(例如計算機),信號以數字方式存儲和傳輸,而數字模擬轉換器可以將這樣的信號轉換為模擬信號,從而使得它們能夠被外界(人或其他非數字系統)識別。

DAC,即數/模轉換器,一種將 數字信號轉換成模擬信號的裝置。 DAC的位數越高,信號失真就越小。聲音也更清晰穩定。


ADC

ADC,Analog-to-Digital Converter的縮寫,指模/數轉換器或者模數轉換器[1] 。是指將連續變化的模擬信號轉換為離散的數字信號的器件。真實世界的模擬信號,例如溫度、壓力、聲音或者圖像等,需要轉換成更容易儲存、處理和發射的數字形式。模/數轉換器可以實現這個功能,在各種不同的產品中都可以找到它的身影。

與之相對應的DAC,Digital-to-Analog Converter,它是ADC模數轉換的逆向過程。

ADC最早用於對無線信號向數字信號轉換。如電視信號,長短播電臺發接收等。


Serdes

SERDES是英文SERializer(串行器)/DESerializer(解串器)的簡稱。它是一種主流的時分多路複用(TDM)、點對點(P2P)的串行通信技術。即在發送端多路低速並行信號被轉換成高速串行信號,經過傳輸媒體(光纜或銅線),最後在接收端高速串行信號重新轉換成低速並行信號。這種點對點的串行通信技術充分利用傳輸媒體的信道容量,減少所需的傳輸信道和器件引腳數目,提升信號的傳輸速度,從而大大降低通信成本


PLL

PLL(Phase Locked Loop): 為鎖相迴路或鎖相環,用來統一整合時鐘信號,使高頻器件正常工作,如內存的存取資料等。PLL用於振盪器中的反饋技術。 許多電子設備要正常工作,通常需要外部的輸入信號與內部的振盪信號同步。一般的晶振由於工藝與成本原因,做不到很高的頻率,而在需要高頻應用時,由相應的器件VCO,實現轉成高頻,但並不穩定,故利用鎖相環路就可以實現穩定且高頻的時鐘信號。


LDO

LDO即low dropout regulator,

是一種低壓差線性穩壓器。這是相對於傳統的線性穩壓器來說的。傳統的線性穩壓器,如78XX系列的芯片都要求輸入電壓要比輸出電壓至少高出2V~3V,否則就不能正常工作。但是在一些情況下,這樣的條件顯然是太苛刻了,如5V轉3.3V,輸入與輸出之間的壓差只有1.7v,顯然這是不滿足傳統線性穩壓器的工作條件的。針對這種情況,芯片製造商們才研發出了LDO類的電壓轉換芯片


也希望能夠給希望進入集成電路或者關注本領域的人們提供相關的信息,有興趣的可以關注我,互粉留言,謝謝~


淺談芯片模擬設計多個方向


分享到:


相關文章: