研討會內容
產業和信息潮流達人一定已經感受到5G的真正商用已經越來越臨近了,從全球各國發放5G牌照到5G智能移動電話的種種消息絡繹不絕,而6G的前期預研已經開始萌動。
而背後默默支撐如此強大的移動互聯和接入網絡的是誰?就是下圖的這些幕後英雄,他們中有服務器,有各種核心路由和交換接入設備,當然還有無數的更加默默無聞的光互聯和接入部件:
時代的高速戰車滿載著物聯網,無人駕駛,人工智能等等驅動著這一龐大的“Matrix”不眠不休的勇往無前!
所以在您剛剛熟悉PCIE4.0的時候,PCIE5.0已經呼之欲出!諸如此類種種第五代技術,不勝枚舉,而您準備好了麼?
是德科技公司深刻理解市場的趨勢
和動態以及您的關切
因此誠邀
1月10日與您相約在北京
麗亭華苑酒店3樓鴻運2廳
共同探討您所關心的話題
您必將從中找到一份滿意的答案!
立即註冊
長按識別二維碼→立即註冊
地點:北京麗亭華苑酒店3樓鴻運2廳
研討會日程
時間 | 主題 |
上午 | |
08:00~09:00 | 簽到及展位交流 |
09:00~09:15 | 開場 |
09:15~10:00 | UXR 13-110GHz 10bit示波器介紹 |
10:00~10:30 | Keysight金牌服務簡介 |
10:30~10:40 | 茶歇 |
10:45~11:45 | 高速數字傳輸鏈路的設計仿真與測試 |
11:50~13:10 | 午餐和展位交流 |
下午 | |
13:10~14:10 | DDR5測試更新與展望 |
14:10~15:10 | PCIE4.0測試介紹及5.0更新 |
15:10~15:25 | 茶歇 |
15:25~16:25 | 400G PAM-4測試方案 |
16:25~17:00 | 精確時鐘抖動和相噪分析—高清示波器的新機遇 |
17:00~17:15 | 問答與抽獎 |
專題摘要
隨著大數據和雲計算的發展,數據的有效和正確傳遞變得越來越關鍵即不僅要求速率傳輸快,還要求更低的誤碼率。為了使系統達到高效和穩定的傳遞信號就必須注意系統設計的每一個環節,鏈路的設計仿真與測試的重要性日益凸顯。本專題將著重針對 ADS 和網絡儀兩者結合在仿真設計和測試及對比等方面做一介紹。
與更高速的互聯總線匹配,處理器內部存儲接口也在快速發展。DDR5 已經箭在弦上,相比 DDR4 測試,DDR5 除了繼承傳統並行總線的測試項目與內容同時還吸收了串行總線的抖動定義和測試,另外接收端測試也將在 DDR5 上全面開展。本專題將詳細介紹 DDR5 的測試最新進展。
PCIE 總線作為服務器和高速計算平臺上的核心互聯總線,在近幾年呈井噴態勢發展。PCIE4.0 已經接近正式部署,PCIE5.0 也即將完成標準制定。本專題將介紹 PCIE4.0 測試最新更新和 PCIE5.0 最新標準發展進展。
隨著串行數據速率的持續推高,對時鐘精度的要求也越來越高,而抖動作為最傳統的衡量指標其定義和測試方法也在持續演進,相噪也開始被引入到數字傳輸系統的時鐘評價體系。如何進行全面的抖動和相噪分析? 傳統的數字示波器作為數字信號測量的利器,如何應對今天的新挑戰?本專題將就此做一簡單的探討。
最新測試方案展示
本次研討會,Keysight還將同步展出相關測試儀表,包括UXR高速數字示波器與採樣示波器、高速誤碼儀、高頻矢量網絡分析儀、PLTS(物理層測試系統)、多端口矢網、ADS(先進設計系統)等方案,歡迎圍觀。
相關工程師也會在場與“攻城獅”朋友面對面交流。期待您的到來!
1月10日,
達人們一起來相聚海淀麗亭華苑酒店!
↙↙↙
閱讀更多 EETOP 的文章